SiLabs dąży do komunikacji 56Gbit / s z układami zegarowymi o niskim jitterie
- Zwolnij na:2018-06-26
Si5391 to generator zegarowy o dowolnej częstotliwości z maksymalnie 12 wyjściami i fluktuacją fazy RMS poniżej 100fs.
Precyzyjnie skalibrowana wersja („P-grade”) zazwyczaj osiąga jitter fazy RMS 69fs i może tworzyć podstawowe częstotliwości potrzebne w projektach serpów 56Gbit / s. Firma opisuje to jako „prawdziwy zegar-drzewo-zegar-na-chipie o częstotliwości poniżej 100 fs”, spełniający wymagania JG dla zegara referencyjnego PAM-4 56G z marginesem.
Si5395 / 4/2 to tłumiki jittera dla infrastruktury internetowej, które mogą generować dowolną kombinację częstotliwości wyjściowych z dowolnej częstotliwości wejściowej, zapewniając jitter fazy RMS 90fs. Po raz kolejny urządzenia klasy P oferują jitter fazy 69fs RMS.
Rodzina V56 VCXO i XO Si56x „Ultra Series” można dostosować do dowolnej częstotliwości do 3GHz, obsługując dwa razy większy zakres częstotliwości niż poprzednie produkty Silicon Labs VCXO z połową jittera, według firmy.
Dostępne są w wersjach jedno-, dwu-, cztero i programowalnych I2C w wersjach 5 x 7 mm i 3,2 x 5 mm. Korzystanie ze standardowego opakowania oznacza, że spadną one w niektórych gniazdach zajmowanych przez wcześniejsze XO, VCXO i VCSO. Typowy jitter fazy jest tak niski jak 90fs.
Rodzina Si54x Ultra Series XO jest przeznaczona do zastosowań wymagających większej stabilności i gwarantowanej długoterminowej niezawodności, takich jak optyczne sieci transportowe (OTN), urządzenia szerokopasmowe, centra danych i systemy przemysłowe.
Są one specjalnie zaprojektowane dla 56 Gbit / s PAM-4 (czteropoziomowa modulacja amplitudy impulsów), aby zwiększyć przepływność na kanał, utrzymując stałą szerokość pasma. Typowy jitter fazy jest tak niski, jak 80 fs.